中国电子技术网

设为首页 网站地图 加入收藏

 
 

信号完整性与标准

关键词:定时器 驱动器 时钟速率

时间:2021-11-29 09:43:00      来源:网络

在众多现代计算平台及外设中找到几种不同高速标准并不稀奇。这些包括 PCI Express、USB、Thunderbolt、串行高级技术附件(SATA) 和串列 SCSI (SAS)。如前所述,很多这些标准都从并行总线结构发展成了目前的串行结构,以克服时序偏移并提高可靠性。这些标准在发展过程中也在不断提高速度,使得设计人员不得不更加努力地确保准确无误的传输。我一直能看到这种挑战!

80 年代初期我还是一名年轻设计人员,我就一直在关注总线结构的发展。从简单的 S-100 及 AT 总线到速度快似闪电的第 3 代 PCIe,我看到了几项变化,最引人注目的是串行化。要实现更快的速度,您如果不加快时钟速率并使每条传输线路在电气长度上相等(并非易事),就需要使数据串行化并嵌入时钟。这就引出了我今天的主题 — 高性能串行总线标准。

在众多现代计算平台及外设中找到几种不同高速标准并不稀奇。这些包括 PCI Express、USB、Thunderbolt、串行高级技术附件(SATA) 和串列 SCSI (SAS)。如前所述,很多这些标准都从并行总线结构发展成了目前的串行结构,以克服时序偏移并提高可靠性。这些标准在发展过程中也在不断提高速度,使得设计人员不得不更加努力地确保准确无误的传输。我一直能看到这种挑战!

信号完整性与标准

这些标准的每次修订都会设定某些要求,以确保每个通道在所有条件下都能保持全面的数据吞吐量。这样就为标准的抖动容限提出了限制。在应对第 1 代 PCIe (2.5 Gbps)等早期串行标准时,FR-4 上的信号完整性通过精心布局来满足。每次标准修订都会将性能提高一倍。例如,第 3 代 PCIe 的吞吐量是第 2 代的两倍,即便原始数据速率只有 8 Gbps(而第 2 代则是 5 Gbps)。这是因为第 3 代 PCIe 编码 (128b/130b) 比第 2 代 PCIe 编码 (8b/10b) 更高效。

由于每个修订版都具有更高带宽,因此标准的吞吐量正在加倍。这使设计高速无误差(10-12 的 BER 或更好)通道的工作越来越难,特别是在试图控制 PCB 成本并保持 FR-4 时。在TI,我们一直都通过提供多种技术(例如均衡器、重定时器和驱动器)来帮助客户积极提高通道信号完整性。随着趋势朝着更快速方向发展,而且存在如此多的不同标准,问题正在复杂化。

全功能解决方案

为避免线性损耗、串扰以及导致 5Gbps 及更高速度下各种噩梦的其它抖动问题,我经常推荐用户通过在数据路径中部署有源组件来提高通道信号完整性。根据标准,您有很多选项。您必须密切关注对正确器件的挑选,因为很多标准都使用带外(OOB) 信号传输。如果选择了错误的中继器,您可能会意外阻断这些信号,中断链路。为解决这个问题,TI 推出了多标准/多协议中继器产品系列的首款产品 DS125BR800A。这是一款 8 通道、单向 12.5Gbps 中继器,不仅支持第 1 代、2 代及第 3 代 PCIe 以及 SATA 1.5Gbps、3Gbps 与 6Gbps 接口标准,而且还支持所有针对 6 Gbps(第 2 代) 的 SATA 标准。

因此,下次您在考虑实施任何这些高速总线标准时,请查看我们的信号调节器器件产品组合,并记住提高速度已经非常简单了!下次继续……

  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow