导言
锁相环已经成为电子器件中最通用的元件之一。它们位于电路和系统的核心,包括数据通信中的时钟恢复模块及手机中普遍采用的局部振荡器。使输出频率成为参考频率的倍数,这一特点使得锁相环(PLL)成为频率合成器、对准同步系统中的各种时钟及混合应用中的首选电路,如跟踪卫星多普勒位移及在工控接近式传感器中传感瞬间电抗变化。
业内已经做了大量的工作,根据其功能把PLL描述为线性反馈控制系统。线性稳定状态近似值精确地描述了PLL操作,可以确定与稳定锁定状态有关的很小的变化。线性对描述小信号效应已经足够了,如PLL对小信号调制的响应、相噪或杂散辐射。线性分析主要在频域中完成,它使用传统频谱分析仪和网络分析仪进行性能测量。但是,在远离锁定、切换瞬变过程中及在对大的信号输入作出响应时,PLL的行为方式与线性模型有着很大的差别。非线性操作通常主导关键参数,如稳定时间、切换速度和捕获范围。了解线性操作和非线性操作对满足频率捷变通信系统中的辐射要求也至关重要,这些系统采用PLL,作为跳频振荡器的一部分。非线性分析通常在时域中完成,使用在线探头和示波器进行性能测量。
图1 锁相环的组件图(略)
大 规模混合信号集成电路的出现,把大部分PLL电路推到单片集成电路上,使得探测所需的信号变得不再可行。这就要求只使用通常可用的PLL输出信号,在时域中测量频率和相位。
本文概括介绍了锁相环操作,包括线性效应和非线性效应。它还介绍了怎样使用泰克实时频谱分析仪在时域和频域中测量这些效应。
PLL基础知识
锁相环基本上是一种控制系统,它采用反馈技术,使输出信号的相位与参考信号的相位保持一致。更具体地说,在锁定时,PLL控制输出信号的相位,使其是参考信号的相位的N倍,如图1所示。类似的,输出信号的频率也是参考频率的N倍。与所有线性反馈控制系统一样,PLL具有动态行为特点,通常使用Fourier或Laplace技术描述,会得到S或jω的转函。转函方法描述的线性行为可以用来分析锁定附近的环路操作。非线性效应是没有锁定条件下PLL行为的主要特点,如在改变分频比率,以在很大范围内切换频率时。
大多数锁相环共用的组件是相位检波器、环路滤波器、压控振荡器或VCO及分频器。每个组件都具有线性和非线性操作特点。
压控振荡器(VCO)
压控振荡器或VCO通过调谐信号来控制输出频率,如图2所示。顾名思义,这个调谐信号一般是一个电压,但也可以是另一个变量,如可以实现流振振荡器、数字控制振荡器、甚至机械控制振荡器。
图2 压控振荡器及其非线性调谐曲线(略)
VCO的调谐灵敏度Kv是线性分析中最重要的参数。VCO通常是非线性的,调谐灵敏度在调谐范围内变化很大。采用VCOs、且调谐灵敏度变化很大的PLL通常要求增益补偿,以保持一致的性能。VCOs还具有其它需要考虑的非线性行为,包括最小和最大调谐频率,以及振荡停止或生成不想要的频率成分的调谐电压。
VCO线性近似值
公式(略)
其中?_{out}(t)和ω_{out}(t)表示VCO输出信号的相位和频率。VCO相位和频率还可以表示为复合频率的函数。
公式(略)
分频器
频 率合成中使用的锁相环通常采用分频器,如图3所示。这通常是一个数字计数器,它为N个输入脉冲生成一个输出脉冲。相位和频率都按比率N进行放大。N通常是个整数。还存在着分数N技术,提供不是整数的比率。
图3 分频器(略)
分频器线性近似值
公式(略)
其中ω_{out}和?_{out}是输出频率和相位,ω_{in}和?_{in}是输入频率和相位,N是分频比率。
整 数N分频器以线性方式在指定除数和频率范围内工作。在这些范围内,它们使用恒定值扩大信号的相位。分数N分频器通过交替使用多个整数值,实现非整数的比率。这种非线性操作通常会生成要求滤波、校正或同时进行滤波和校正的杂散信号。
相位检波器
如图4所示,相位检波器是生成与两个输入信号相位差成比例的输出信号的电路。
图4 理想的相位检波器(略)
相位检波器线性近似值
其中K_{?}是相位检波器增益,?_{v}(t)是来自VCO的信号的相位,?_{R}(t)是参考信号的相位。它有时可以用来独立考察两个信号的响应。
相位频率检波器
相位频率检波器是最流行的相位检波器之一。它使用非常频繁,因为它采用低廉的数字逻辑实现,在嵌入的PLL解锁时,它本身具有频率操纵能力。图5说明了基本相位频率检波器的逻辑和定时。
图5 相位频率检波器操作(略)
相位频率检波器具有弧度为±2π的线性工作范围,通常带有电流和电压源,其通过触发式逻辑状态选通开关。在超过线性范围时,频率操纵操作以锁定方向推动环路。某些相位频率检波器在零相位差附近还有小的“盲区”非线性度,要求相位偏置,强制静止锁定点偏离零。
在输入上存在的两个信号之间的相位差超过2π弧度时,相位频率检波器输出会复位。后续复位只能由解锁条件引起,把相位频率检波器置于频率操纵模式下。在这种模式下,相位频率检波器提供了一个脉冲式信号。在锁定的正确方向上推动VCO。在频率操纵过程中,PLL有效开路。在频率操纵模式下,PLL的瞬时性能不会表现出线性反馈控制系统预计的稳定波形。一旦输出频率接近锁定频率,相位频率检波器会返回相位检波模式。
混频器相位检波器
倍频器或混频器也可以作为相位检波器使用。如图6所示,可以看出混频器的输出与两个输入之间的相位差的正弦成正比。
图6 RF混频器及其作为相位检波器操作(略)
其中A_{R}和A_{v}是幅度,?_{R}和?_{V}是两个相位检波器输入信号的相位,K_{det}是混频器转换增益。
对接近正交的小相位差;
线 性近似值对正交附近的信号有效。对相位差大的行为,非线性操作是其主要特点。可以看出,在频率误差很小,且环路位于捕获范围内时。混频器的正弦曲线特点将把PLL驱动到锁定中。采用混频器型相位检波器的PLL通常使用外部预先调谐或频率操纵机制,使两个频率落在捕获范围内。
环路滤波器
环路滤波器用来剪裁PLL响应,以优化其带宽、切换速度、稳定时间、杂散电平或其它电路参数。环路滤波器通常包括积分器,其受到构成积分器电路的有源器件的线性特点影响。例如,在接近供电电压时,由于输出电压削波,对向放大器会变成非线性。
PLL线性操作
通过使用为反馈控制系统开发的技术,生成S转函,可以简便地描述锁定附近的PLL操作,S是Laplace变换中使用的复合频率参数。
通过使用传统技术,可以找到各种可能激励点的转函。这里介绍了对参考信号相位波动的响应、对V0C相位波动的响应及对相位检波器输出上注入的信号相位波动的响应。
公式(略)
通过类似操作,可以获得对相位检波器输出上加总的信号的响应。
以及对VC0相位波动的响应。
PLL转函描述了对参考相位波动的响应,其具有低通形状。如图7所示,对低于PLL带宽的频率成分,输出相位为参考相位波动乘以N。对高于PLL带宽的相位成分,输出相位独立于参考相位。对在相位检波器上增加的信号,响应具有类似的低通形状。描述对VCO相位波动的PLL响应的转函具有高通形状。对高于环路带宽的波动成分,PLL对VCO相位没有影响,但它会衰减位于环路带宽内部的低频成分。PLL的这种特点通常用来改善振荡器的相位稳定性,其中使用相噪很低的参考信号改善高频VCO的相噪。参考信号的相噪和相位检波器噪声乘以N在低频中占主导地位,VCO的相噪则在高频中占主导地位。PLL以类似的方式影响其它相位调制源(噪声、杂散信号等)。为简单起见,这里只考虑了VCO、参考和相位检波器噪声。
图7 PLL线性分析(略)
实际环路滤波器
实际PLL滤波器包含一个积分器、一个电极、一个对PLL响应整形的零极以及滤除参考频率馈通杂散信号的另一个电极。如图8所示,在环路滤波器中包含积分器的PLL称为二类锁相环。
图8 PLL滤波器幅度响应(略)
公式(略)
然后,PLL响应变成四阶函数。如图9所示,PLL对参考相位中相位波动的响应及对相位检波器上加总的信号的响应是低通函数,公式如下:
公式(略)
图9 与参考相位和VCO相位中的波动对应的四阶PLL的相位转函(略)
P LL对VCO相位波动的响应是一个高通函数,公式如下:
公式(略)
线性分析实例:PLL响应对相噪性能的影响
相噪在振荡器中
所有振荡器都存在着相位波动。这些波动可以解释为每个过零确切时间的不规律性,称为抖动。波动还可以视为随机相位调制,称为相噪。相噪通常用1 Hz带宽中的边带功率与信号功率之比表示,单位为dBc/Hz。图10是低噪声晶体振荡器中典型参考信号的相噪、2.4 GHZ VCO噪声及相位检波器导致的噪声曲线。图中还显示了PLL输出上的合成噪声。注意,输出噪声明显要低于低频偏置时没有锁定的VCO噪声,只在接近环路带宽附近的很窄区域中超过了VCO噪声。通过进一步优化环路滤波器及改善相位检波器的噪声性能。可以改善系统相噪,超过这里所示的性能。
图10 PLL相噪,未校正的VCO相噪,参考噪声和相位检波器噪声(略)
测量相噪
泰克实时频谱分析仪可以使用载波噪声比指标(C/N)直接测量相噪。可以使用直接读数测量这一指标,它提供了指定带宽中的C/N及1Hz带宽中的C/N(C/N0)。另一种方法是使用标尺读数,其提供了给定分辨率带宽时的标尺功率读数以及归一到1 Hz带宽的功率。
图11是C/N测量屏幕。在这种情况下,以距载波中心频率2 Hz的偏置测量C/N。100 Hz指定噪声带宽的C/N是25.21 dB,C/No是45.21 dB,如屏幕左下角所示。
图11 测量载波器噪声比(CIN)和1Hz带宽中的载波噪声比,C/No(略)
表1是在各种偏置时进行的测量。根据使用的跨度及希望的噪声平均数量,测量带宽会有所变化。
表1:各种偏置时的C/N指标(略)
图12是在上面测得的PLL相噪叠加在没有锁定的VCO相噪图。另外还显示了泰克RSA系列实时频谱分析仪典型的本底噪声。
图12 PLL输出相噪,没有锁定的VCO噪声和RSA系列典型测量本底噪声(略)
测量杂散信号
许多杂散信号源可能会影响锁相环的输出,如驱动数字电路的时钟、电源开关频率、附近转换阶段的局部振荡器及各种频率中的互调制产物。在PLL中普遍存在的一个杂散信号来源是参考信号。相位检波器输出通常由参考频率上发生的脉冲组成,它以参考频率倍数生成频率成分。环路滤波器中通常设计了参考频率抑制功能,以降低与参考信号有关的杂散信号电平。预测参考杂散信号电平的分析方法并不理想。在设计过程中通常必需进行测量,在检验中也需要进行测量。
测量杂散信号通常在频域中进行。可以选择分辨率带宽(RBW),把想要的杂散信号从存在的任何噪声中解析出来,并使用轨迹平均功能,滤掉显示的任何额外噪声。标尺增量为识别杂散信号频率及其相对于PLL输出频率的幅度提供了一种方便的方式。
图13显示了PLL中参考杂散信号的标尺增量测量结果,其中显示了低于载波73.4 dB的电平、3.07 MHz的频率偏置及PLL参考频率时的杂散信号。
图13 测量参考杂散信号(略)
非线性操作:测量瞬时特点
图14画出了在从2439.17 MHz切换到2451.46 MHz时PLL合成器的频率输出。相位频率检波器的非线性频率操纵操作占用了很大一部分稳定时间。线性操作在550微秒以后开始,这时相位检波器位于工作范围内,环路关闭。线性分析可以预测超过这一点时的行为。时域建模通常使用Z变换技术完成,必需对切换瞬变的非线性部分进行直接测量。
图14 频谱图,显示了PLL切换瞬间的频率操纵部分(略)
传统测量方法
在传统上,锁相环一直使用离散器件实现。探测和测量会使用上面讨论的每个部件。图15显示了可以怎样测量这类系统中的瞬时行为,其方式是探测VCO调谐线、相位检波器输出和VC0输出,以直接观察瞬时行为。这种探测PLL信号通路中关键点的方法特别适合能够使用要求的探测点的情况。
图15 通过探测相位检波器输出和VCO控制信号,测量瞬时响应(略)
PLL集成到多功能集成电路中
蜂 窝电话、无线网卡、串行数据通信等正日益作为单芯片子系统实现。整个PLL通常是集成电路的一部分,集成电路中还包含许多其它部件。一旦集成电路被封装,探测将不再可行,即使能够在集成电路针脚上提供任何信号,也几乎不能进行探测。必须只使用提供的信号进行PLL检定。自然的信号是输出频率、参考频率和任何控制输入。大部分所需信息可以通过在实时频谱分析仪上观察PLL输出的频率轨迹来获得,如图16所示。RTSA可以使用频率模板触发器在外部触发(如使用来自控制总线的信号)或存内部触发。
图16 集成PLL中提供的信号(略)
频率模板触发器
可以设置频率模板触发器,在频谱越过预定模板的瞬间触发采集。在上面所示的实例中,模板设置成在振荡器频率越过目的频率(2.45146 GHz)的瞬间触发采集,如图17右上方的曲线所示。触发发生的瞬间在左上方曲线中用蓝色的T标出。
图17 使用频率模板触发器测量切换速度。注意线性区域和非线性区域(略)
通过查看左上方曲线中绿条表明的触发前数据和触发后数据,可以分析导致频率切换的频率轨迹,以及在下方曲线显示之后的轨迹。可以在右上方曲线中显示给定时点的频谱,其在左上方曲线中用红条表示。增量标尺显示了稳定到最终频率100 KHz范围内的切换时间是2.259mSec。频率操纵占用了前面1.3 mSec的切换时间,其余部分被闭环稳定所占用。
通过以较小的步进切换同一个PLL的频率,可以显示PLL线性操作和非线性操作之间的差异。图18显示了在从244838 GHz切换到2.45146 GHz、步进为3.072 MHz时的PLL频率轨迹。稳定到最终频率100 KHz范围内的输出频率稳定时间现在是781.8μS。瞬变形状显示了适度过冲时闭环系统的预计步进响应,在测量更大的步进时,PLL没有显示非线性操纵行为。
图18 小的频率步进的切换速度测量。PLL仍处于线性和锁定模式(略)
时间相关频谱分析
信 号的频谱成分通常是通信系统设计人员关注的一个重要问题。必须认真对待在正常操作过程中切换频率的系统,不仅要满足全面频率稳定之后的频谱模板要求,还要满足频率转换过程中的频谱模板要求。切换过程中PLL输出的频率成分可能与所有瞬变稳定后的频率成分有着明显差别。瞬变的频谱成分可能是干扰的重要来源。
总结
PLL已经成为各种通信系统不可或缺的组成部分。集成程度的提高使得模拟和分析变得至关重要,要求了解构成PLL的电路单元的线性行为和非线性行为。集成还带来了信号通路,要求在IC封装内部不能访问的地方测试这些信号通路。 实时频谱分析技术为在时域、频域和调制域中检定、测量和查看PLL的行为特点提供了一种重要方式,为揭示以前隐藏的瞬时特点敞开了大门。 |