|
摩托罗拉智能动态时钟驱动器系列 |
全新的硅锗时钟驱动器提供单片时钟生成和切换解决方案,有效提高计算、联网以及电信系统的可靠性
|
秉承一向致力于为计算、网络和电信市场提供创新技术这一传统,摩托罗拉推出业界首批智能动态时钟驱动器系列产品,为需要冗余故障保护的系统提供了优秀的时钟解决方案。新推出的智能时钟解决方案系列采用摩托罗拉的硅锗工艺制造,为设计者提供了经济高效的单片解决方案。这些解决方案可提供高性能和集成冗余功能,将显著提高下一代计算、服务器、通信和网络设备所需的系统可靠性。
时钟驱动器是关键的系统部件,能够为包括计算、电信、网络路由和交换设备在内的多种通信设备同步和分布数据信号。智能动态时钟交换器(IDCS)系列能够满足高性能计算、联网和电信应用领域内最严格的要求,该产品能够持续监测两种时钟输入信号,并能够显示针对不同时钟输入的时钟故障。当检测到错误时钟信号时,故障时钟将切换到备份时钟输入,迫使锁相环(PLL)逐渐变换到使用接近零延迟功能进行校准。
该智能时钟系列中首先推出的产品包括MPC9893、 MPC9894和MPC9993时钟驱动器,所有这些产品都包含时钟冗余应用逻辑,如时钟故障检测和自动切换功能等。这些集成的时钟切换生成器利用全集成的相位锁定环(PLL)为多达四个冗余时钟源生成系统时钟信号,并连续监控双方的输入时钟信号。检测到故障时,将切换到第二个时钟进行相位/频率校准。通过这种智能功能可以消除故障时钟引起的相位冲突。借助外反馈,设备可以提供零延迟缓冲性能,从而使系统平滑过渡到后备时钟。这些器件采用硅锗
(SiGe)技术制造,功耗低于传统的基于硅的器件,并且其输出偏差几乎为零,因此能够最大限度地降低器件对系统计时总体预算的影响。
MPC9893:低压智能动态时钟交换器
MPC9893 是可兼容2.5V 或 3.3 V的PLL时钟驱动器和时钟发生器。时钟发生器使用完全集成的PLL从备份时钟源生成时钟信号。PLL
将输入参考时钟信号增大1倍、2倍、3倍、4倍或8倍。增大的多频率时钟驱动6个内存段 A 输出。6个内存段B 输出可以在与内存段A相同或一半的频率运行。因此,内存段B
还支持3/2和1/2倍的输入参考时钟频率。内存段A和内存段B输出经过相位校准。由于外部的PLL反馈,两个输出内存段的时钟信号还根据选定的输入参考时钟进行相位校准,实际上提供零延迟功能。
MPC9893还提供人工手动模式来实现用户控制的时钟交换。MPC9893的PLL旁路不能使用 IDCS, 与PLL 相关的规格也不适用。在
PLL 旁路模式中,MPC9893 是完全静态的,从而为系统测试和诊断分配低频率时钟。MPC9893 输出(高阻抗三态)可以停止,从而使设备与系统脱离。
MPC9893的特性
12输出LVCMOS PLL时钟发生器
2.5V和3.3V 兼容
输出频率范围为6.25-200 MHz
周围工作环境温度:-40℃到+85℃
低相移特性:输出到输出的最大值为150 ps(在内存段范 围内)
自动检测时钟故障
时钟故障切换期间,平滑过渡输出相位转换
LVCMOS 兼容性输入和输出
通过外部反馈实现零延迟配置
输出启用/禁用和静态测试模式(PLL 旁路)
支持联网、电信和计算机应用
48引线LDFP 套件
MPC9993: 智能动态时钟交换器
MPC9993 智能动态时钟交换器(IDCS)电路可持续监测两种输入时钟信号。在检测到故障(时钟在HIGH或 LOW上停留至少一个时段)后,时钟的INP-BAD将被锁定(H)。如果时钟为主时钟,则IDCS
将切换到功能良好的辅时钟,并在尽量减小对输出相位的影响的情况下进行相位/频率校准。不会出现由时钟故障导致的普通相位冲突。
MPC9993的特性
完全集成的PLL
智能动态时钟交换
LVPECL 时钟输出
LVCMOS 控制 I/O
3.3V工作电压
32 引线 LDFP 套件
SiGe 技术支持近零的输出相移
工作环境温度范围:-40℃到+85℃
与MPC993兼容的管脚和功能
MPC9894:冗余时钟发生器和扇出缓冲器 (带冗余输入)
MPC9894 是四输入冗余差分时钟发生器。此设备包含用于时钟故障检测的逻辑,并且具备进行时钟冗余应用的自动交换功能。此发生器通过完全集成的PLL从多达4个冗余时钟源中生成时钟信号。PLL将输入参考时钟频率增大1倍、2倍、4倍、8倍,或将参考时钟分为2个或4个部分。频率增大的时钟信号驱动2个差分输出的4个内存段,每个内存段都可进行频率分割配置。所有输出都经过相位校准,由于外部PLL反馈,所有输出的时钟信号也可根据选定的输入参考时钟进行相位校准,从而实现完全的零延迟功能。
MPC9894的特性
8输出差分LVPECL PLL 时钟发生器
工作环境温度范围:-40℃到+85℃
支持2.5或3.3V,提供2.5V 和3.3V I/O
27.5-340 MHz 输出频率范围
低相移特性:50 ps (输出到输出)
四冗余参考输入
时钟故障切换期间平滑进行输出相位转换
时钟活动监控
标准时钟输入
人工时钟选择和自动切换模式
时钟交换特定频率和相移速度
与LVCMOS 兼容的控制输入输出
JTAG 接口
外部反馈实现零延迟配置
用于设备配置的I2C接口
专门用于计算、联网和电信应用
100管脚 MAPBGA封装,11 11mm
|
|