首页 | 期刊简介 | 编辑部 | 广告部 | 发行部 | 在线投稿 | 联系我们 | 产品信息索取
2024年9月5日星期四
2011年第01期
 
2010年第12期
 
2010年第11期
2010年第11期
 
2010年第10期
2010年第10期
 
2010年第09期
2010年第09期
 
2010年第09期
2010年第08期
 
2010年第07期
2010年第07期
 
2010年第06期
2010年第06期
 
2010年第05期
2010年第05期
 
2010年第04期
2010年第04期
 
2010年第03期
2010年第03期
 
2010年第02期
2010年第02期
 
2010年第01期
2010年第01期
 
2009年第12期
2009年第12期
 
2009年第11期
2009年第11期
 
2009年第10期
2009年第10期
 
2009年第9期
2009年第9期
 
2009年第8期
2009年第8期
 
2009年第7期
2009年第7期
 
2009年第6期
2009年第6期
 
2009年第5期
2009年第5期
 
2009年第4期
2009年第4期
 
2009年第3期
2009年第3期
 
2009年第2期
2009年第2期
 
2009年第1期
2009年第1期
 
2008年第12期
2008年第12期
 
2008年第11期
2008年第11期
 
2008年第10期
2008年第10期
 
2008年第9期
2008年第9期
 
2008年第8期
2008年第8期
 
2008年第7期
2008年第7期
 
2008年第6期
2008年第6期
 
2008年第5期
2008年第5期
 
2008年第4期
2008年第4期
 
2008年第3期
2008年第3期
 
2008年第2期
2008年第2期
 
2008年第1期
2008年第1期
ADI增强TigerSHARC 处理器性能,进军高端市场

美国模拟器件公司(ADI)日前推出新一代TigerSHARC处理器:ADSP-TS201/202/203。这些处理器由ADI和IBM微电子公司联合开发,集成了更多的片内存储器。新款TigerSHARC处理器适用于高性能、大存储量的信号处理和图像应用,如无线基站、三维图象处理系统、医用图像处理系统、雷达与声纳应用及工业仪器仪表等。

ADI表示,原来要求以每秒数百亿次(Gbps)浮点运算进行信号处理的应用,一直被价格昂贵和功耗较大的专用集成电路(ASIC)和现场可编程门阵列(FPGA)控制。而此次新推出的TigerSHARC 处理器兼具ASIC和FPGA的信号处理能力和指令集处理器的高度可编程及灵活性,可以满足这些应用的要求。

ADI公司的TigerSHARC处理器可直接支持定点和浮点两种数据类型。同时它还支持一组专门针对通信和图像应用的独特指令集,从而使原来只能通过ASIC实现的功能现在可以使用软件来实现。TigerSHARC处理器系列可提供两种类型的接口,这两种接口能直接支持多处理器系统,无需外部逻辑电路。簇总线接口支持多达8个TigerSHARC处理器、主/外部存储器共享公共总线和全局存储器映射,形成一种非常简单的多处理器编程模式。其链路口是宽带很宽的接口,可提供TigerSHARC 处理器之间或 处理器与其它器件之间的点对点通信。

新一代TigerSHARC处理器可提供极高的定点和浮点信号处理性能,在600 MHz的时钟速率下,可以达到每秒48 亿次乘加运算(GMACS)和每秒36 亿次浮点操作(GFLOPS)的速度。ADSP-TS201还使用了新的低压差分信号(LVDS)链路口技术,从而达到5Gbps的I/O口带宽。另外,通过与IBM 微电子公司合作设计,新一代TigerSHARC处理器在一颗DSP芯片上集成了24Mb嵌入式DRAM。这种片内大存储量与高达38.4 Gbps的内部带宽相结合,是提高性能的关键。

新推出的ADSP-TS201提供500 MHz 和600 MHz 两种时钟频率规格,并且都带24Mb片内集成存储器。ADSP-TS202 和 ADSP-TS203 提供 500 MHz 一种时钟频率,并分别且都带12Mb和4Mb片内集成存储器。

         
版权所有《世界电子元器件》杂志社
地址:北京市海淀区上地东路35号颐泉汇 邮编:100085
电话:010-62985649
E-mail:dongmei@eccn.com